Parallel ATA: diferència entre les revisions
Contingut suprimit Contingut afegit
mCap resum de modificació |
mCap resum de modificació |
||
Línia 120:
Com en el seu antecessor (el sistema IDE) l'electrònica del controlador del dispositiu es troba integrada disns la placa electrònica del dispositiu, al contrari de les versions anteriors que estava en placa a part. Les diverses versions de sistemes ATA són:
* ''
** ATA-1.
** ATA-2, suporta transferències ràpides en bloc i multiword DMA.
Línia 129:
** ATA-7 o Ultra ATA/133, suport per a velocitats de 133 MB/s.
** ATA-8 o Ultra ATA/166, suport per a velocitats de 166 MB/s.
* ''
* ''
En un primer moment, les controladores IDE anaven com targetes d'ampliació, majoritàriament [[Bus ISA|ISA]], i només s'integraven a la placa mare d'equips de marca com [[IBM]], [[Dell]] o [[Commodore]]. La seva versió més estesa eren les targetes multi I/O, que agrupaven les controladores modernes i de [[disquet]], així com els ports [[RS-232]] i el [[port paral
Amb l'aparició del bus [[Peripheral Component Interconnect|PCI]], les controladores IDE gairebé sempre estan incloses en la [[placa base]], inicialment com un xip, per passar a formar part del [[chipset]]. Sol presentar-se com dos connectors per a dos dispositius cadascun.
* Com '''
* Com '''
* '''
Aquest disseny (dos dispositius a un bus) té l'inconvenient que mentre s'accedeix a un dispositiu l'altre dispositiu del mateix connector IDE no es pot utilitzar. En alguns [[chipset]] (Intel FX triton) no es podria fer servir tan sols l'altre IDE al mateix temps.
|