Bus (informàtica): diferència entre les revisions

Contingut suprimit Contingut afegit
m Corregit: arbitre -> àrbitre
m Corregit: mes -> més conegudes, estan el
Línia 21:
L'empresa DEC va notar que l'ús de dos busos no era necessari si es combinaven les adreces de memòria amb els dels perifèrics en un sol espai de memòria (mapeig), de manera que l'arquitectura se simplificava estalviant costos de fabricació en equips fabricats en massa, com eren els primers minicomputadors.
Els primers microcomputadors es basaven en la connexió de diverses targetes de circuit imprès a un bus Backplane passiu que servia d'eix al sistema. En aquest bus es connectava la targeta de CPU que realitza les funcions d'àrbitre de les comunicacions amb les altres targetes de dispositiu connectades; les targetes incloïen la memòria, controladores de disquet i disc, adaptadors de vídeo. La CPU escrivia o llegia les dades apuntant a l'adreça que tingués el dispositiu buscat en l'espai únic d'adreces fent que la informació fluís a través del bus principal.
Entre les implementacions mesmés conegudes, estan els busos Bus S-100 i el Bus ISA usats en diversos microcomputadors dels 70's i 80's. En ambdós, el bus era simplement una extensió del bus del processador de manera que funcionava a la mateixa freqüència. Per exemple en els sistemes amb processador Intel 80286 el bus ISA tenia 6 o 8 Mhz de freqüència depenent del processador.
 
== Segona generació ==