Tecnologia TTL: diferència entre les revisions

m
Corregit: col.lector -> col·lector obert
m (Corregit: ls lògics venen definits -> ls lògics vénen definits)
m (Corregit: col.lector -> col·lector obert)
* Separador de fase. És un transistor connectat a [[emissor comú]] que produeix en la seva col lector i emissor [[senyals en contrafase]].
* Driver. Està formada per diversos transistors, separats en dos grups. El primer va connectat a l'emissor del separador de fase i drenen el corrent per produir el nivell baix a la sortida. El segon grup va connectat al col lector del divisor de fase i produeix el nivell alt.
Aquesta configuració general varia lleugerament entre dispositius de cada família, principalment l'etapa de sortida, que depèn de si són memòria intermèdia o no i si són de [[col.·lector obert]], [[tres estats]] (ThreeState), etc.
Majors variacions es troben entre les diferents famílies: 74N, 74L i 74H difereixen principalment en el valor de les resistències de polarització, però la majoria dels 74LS (i no 74S) no tenen el transistor multiemisor característic de TTL. En el seu lloc porten una matriu de díodes Schottky (com DTL). Això els permet acceptar un marge més ampli de tensions d'entrada, fins a 15V en alguns dispositius, per facilitar la seva interfície amb [[CMOS]]. També és bastant comú, en circuits connectats a busos, posar un transistor PNP a l'entrada de cada línia, per disminuir el corrent d'entrada i així carregar menys el bus.
Hi ha dispositius d'interfície que integren impedàncies d'adaptació a l'autobús per a reduir la reflexions o augmentar la velocitat.
1.165.781

modificacions